본문 바로가기
임베디드.일렉트로닉스

ULINK 2

by i.got.it 2015. 5. 5.

 

 

 

 

제조사 제공정보 : http://www.keil.com/ulink2/default.asp

 

 

주요정보.

- ULINK2 내부 보드에서 사용되는 전원은 USB로부터 공급받고, 내부회로의 전원은 3.3V.

- 타겟보드 연결되는 모든 JTAG(Serial Wire 포함) 핀들은 5V tolerant 이므로 타겟칩의 전원 최대값은 5V까지 가능.

- 대부분의타겟칩의 JTAG, Serial Wire 핀들은 풀업, 풀다운 저항이 없다. 핀에 폴업, 풀다운 처리해줘야한다(아래 핀 설명부의 풀업, 풀다운 부분 참조할것.). 해당칩에 내장되어있다면 이들 저항 달지 않아도 된다.

 

내부 보드 사진.

- 왼쪽에 6종의 커넥터가 구비되어있고, 1개를 선택하여 플랫케이블등으로 연결한다. 위 사진에 보이는 케이블은 표준 JTAG 20 핀 커텍터가 연결된것임.

 

VCC 점퍼 설정법.

- 위 내부 보드에 점퍼가 1개 있으며 이는 JTAG Interface 의 VCC 소스를 결정하는 것이며 셋팅법은 아래다.

1, 점퍼를 VCC-ARM 에 연결 해야하는 경우 : 타겟보드(칩)의 VCC 를 JTAG 의 VCC 핀으로 공급(JTAG 커넥터 핀을 통하여)하는 경우. (주-JTAG I/O 핀들의 로직1의 전압은 타겟보드의 VCC 전압값이 될것임)

2. 점퍼를 VCC-3.3V  에 연결 해야하는 경우 : 타겟보드(칩)의 VCC 를 JTAG의 VCC 핀으로 공급하지 않는 경우.(주- JTAG I/O 핀들의 로직1은 3.3V 로 고정됨)

(정보소스 : http://www.keil.com/support/man/docs/ulink2/ulink2_hw_jumpers.htm )

 

 

타겟연결 커넥터

- 아래 사진처럼 총 5종류의 커넥터 타입이 있다. ULINK2 구입시 기본 제공되는 것은 "ARM 20-pin, 2.54mm" 이다.

 

 

 

 

Signal

    Connects to...

TMS Test Mode State pin — Use 100K Ohm pull-up resistor to VCC.
TDO Test Data Out pin.
RTCK JTAG Return Test ClocK. (see Note below)
TDI Test Data In pin — Use 100K Ohm pull-up resistor to VCC.
TRST Test ReSeT/ pin — Use 100K Ohm pull-up resistor to VCC. TRST is optional and not available on some devices. You may leave it unconnected.
TCLK Test CLocK pin — Use 100K Ohm pull-down resistor to GND.
VCC

Positive Supply Voltage — Power supply for JTAG interface drivers. (주 - 타겟칩에서 사용중인 전압(I/O레벨 전원전압)을 인가하라는 의미임)

GND Digital ground.
RESET RSTIN/ pin — Connect this pin to the (active low) reset input of the target CPU.
CPUCLK CPU clock (according IEEE Standard 1149.1).
OCDSE Enable/Disable OCDS interface (Infineon-specific).
TRAP Trap condition (Infineon-specific).
BRKIN Hardware break in (Infineon-specific).
BRKOUT Hardware break out (Infineon-specific).
/JEN JTAG Enable (STMicroelectronics specific).
TSTAT JTAG ISP Status (STMicroelectronics specific) (optional).
/RST Chip reset (STMicroelectronics specific).
/TERR JTAG ISP Error (STMicroelectronics specific) (optional).

 

 

Serial Wire Interface

The Serial Wire (SW) mode is a different operating mode for the JTAG port where only two pins, TCLK and TMS, are used for the communication. A third pin can be use optionally to trace data. JTAG pins and SW pins are shared.

  • TCLK is SWCLK (Serial Wire Clock)
  • TMS is SWDIO (Serial Wire debug Data Input/Output)
  • TDO is SWO (Serial Wire trace Output) 

 

 

Signal Connects to...
SWDIO Data I/O pin. Use 100K Ohm pull-up resistor to VCC.
SWO Optional trace output pin.
SWCLK Clock pin. Use 100K Ohm pull-down resistor to GND.
VCC

Positive Supply Voltage — Power supply for JTAG interface drivers. (타겟칩에서 사용중인 전원(I/O레벨 전원전압)을 인가하라는 의미.)

GND Digital ground.
RESET RSTIN/ pin — Connect this pin to the (active low) reset input of the target CPU.

 

 

 

 

///303.

댓글



 

비트코인




암호화폐       외환/나스닥/골드         암호화폐/외환/나스닥/골드
     
현물 |선물 인버스 |선물 USDT       전략매니저(카피트레이딩)         프랍 트레이더 온라인 지원가능. MT4,MT5